代码拉取完成,页面将自动刷新
Hi Openharmony,
当前Hi3861 PWM 接口的实现,只支持160M 这个频率,导致支持输出的最小频率较高, Hi3861 还支持用PWM_CLK_XTAL作为时钟源, 可以输出较低的频率。 希望适配层能够支持宽范围的freq。
使用PWM_CLK_XTAL 的某个案例:
https://blog.csdn.net/weixin_44708240/article/details/109625167
sdk_liteos/include/hi_pwm.h中
通过hi_pwm_set_clock选择clk频率(参考hi_pwm_clk_source)
再通过hi_pwm_start设置分频比,得到你想要的频率,具体参考api注释。
此处可能存在不合适展示的内容,页面不予展示。您可通过相关编辑功能自查并修改。
如您确认内容无涉及 不当用语 / 纯广告导流 / 暴力 / 低俗色情 / 侵权 / 盗版 / 虚假 / 无价值内容或违法国家有关法律法规的内容,可点击提交进行申诉,我们将尽快为您处理。
若无其他疑问,此单关闭。
登录 后才可以发表评论