chiplab项目致力于构建基于LoongArch32 Reduced的soc敏捷开发平台
A SATA host (HBA) core based on Xilinx FPGA with GTH. Easy to read/write hard disk. 一个基于Xilinx FPGA中的GTH的SATA host控制器,用来读写硬盘。
大二计算机组成原理课设,使用Verilog硬件描述语言实现MIPS处理器基本功能,包括MIPS单周期处理器、MIPS多周期处理器以及简单的中断设计
FPGA-based USB-Serial Converter.
实验任务一:基于MIPS32的指令集仿真器的设计与实现
实验任务二:基于MIPS32的典型流水线处理器的设计与实现
实验任务三:流水线处理器的冒险消除与异常处理
实验任务四:高速缓冲存储器Cache的设计与实现
基于ZYNQ实现了软硬协同的硬件加速器系统,实现对于LeNet-5卷积神经网络识别MNIST手写集的加速。PL端实现卷积层、池化层、全连接层的并行加速,PS端实现验证测试流程的控制。两者通过AXI总线连接,实现控制信识别结果的传递。
使用vscode+iverilog+gtkwave搭建的verilog仿真环境。